Kursas skirtas apmokyti spausdintinių plokščių projektavimo pagrindų, naudojant atviro kodo tam skirtą programinę įrangą. Kursą sudarytų teorinė paskaita ir praktiniai užsiėmimai, kurių metu būtų dirbama su principinės elektrinės schemos simbolių, topologijos vaizdų, bibliotekų, nesudėtingos principinės elektrinės schemos, bei spausdintinės plokštės sukūrimu. Kurso dalyviai taip pat supažindinami su pažangiais projektavimo įrankiais bei gamintojui skirtos duomenų bazės formavimo ypatybėmis.
Kursas skirtas supažindinti su VHDL aparatūros aprašymo kalba, kuri naudojama skaitmeniniams įtaisams projektuoti ir programuoti FPGA lustus. Dalyviai išmoks kurti paprastas bei sudėtingesnes skaitmenines schemas, aprašyti kombinacinius ir sekvencinius grandynus, naudoti lygiagrečius ir nuoseklius signalų priskyrimus bei projektuoti baigtinius būsenų automatus. Kursą sudarys teorinės paskaitos ir praktiniai užsiėmimai, kurių metu bus naudojama ModelSim, AMD (Xilinx) Vivado programinė įranga ir bus dirbama su FPGA prototipavimo plokštėmis, siekiant įtvirtinti praktinius įgūdžius.
Kursas skirtas supažindinti su Verilog aparatūros aprašymo kalba, kuri naudojama skaitmeniniams įtaisams projektuoti ir programuoti FPGA lustus. Dalyviai susipažins su Verilog sintakse, kombinacinių ir sekvencinių schemų bei modulių aprašymu, prievadų hierarchija, būsenų automatų kūrimu bei testinių programų rašymu. Kursą sudarys teorinės paskaitos ir praktiniai užsiėmimai, kurių metu bus naudojama ModelSim, AMD (Xilinx) Vivado programinė įranga ir bus dirbama su FPGA prototipavimo plokštėmis, siekiant įtvirtinti praktinius įgūdžius.
Šiame kurse, per nanoHUB debesijos sistemą naudojant Silvaco TCAD programinį paketą, studentai ir įmonių atstovai nuosekliai supažindinami su pagrindiniais puslaidininkių technologiniais procesais bei jų modeliavimo principais. Kursas apima dešimt laboratorinių darbų, kuriuose nuosekliai nagrinėjami integrinių grandynų gamybai būtini etapai: epitaksijos sluoksnių auginimas, oksidacija, priemaišų difuzija, jonų implantacija, fotolitografija, ėsdinimas, metalizavimas bei šių procesų taikymas KMOP tranzistoriaus struktūros formavimui. Kiekvienas laboratorinis darbas leidžia ne tik įgyti teorinių žinių, bet ir praktiškai, naudojant kompiuterinį modeliavimą, stebėti, kaip kinta puslaidininkinės struktūros savybės, priklausomai nuo pasirinktų technologinių parametrų. Ypatingas dėmesys skiriamas KMOP tranzistoriaus gamybos modeliavimo eigai – nuo pradinės silicio plokštelės paruošimo iki galutinės struktūros suformavimo bei gautų voltamperinių charakteristikų analizės. Kursas suteikia išsamias žinias apie integrinių grandynų gamybos fiziką ir technologiją, ugdo gebėjimą naudotis šiuolaikinėmis kompiuterinio modeliavimo priemonėmis ir sudaro galimybes giliau suprasti puslaidininkių pramonėje taikomus technologinius sprendimus. Tai itin vertinga tiek studentams, siekiantiems įgyti praktinių mikro- ir nanoelektronikos įgūdžių, tiek įmonių specialistams, norintiems geriau suvokti, kokie cheminiai ir technologiniai procesai lemia puslaidininkinių prietaisų veikimą ir kokybę.
Kursą sudarytų teorinė paskaita ir praktiniai užsiėmimai, kurių metu būtų apžvelgti daugiasluoksnių spausdintinių plokščių projektavimo niuansai (sluoksnių plano parinkimas, impedansų skaičiavimas, netolygumų impedanso kompensavimas ir t.t.), pažangiųjų Altium Designer projektavimo įrankių (length matching, teardrop, shielding, stitching ir t.t.) panaudojimas, aptariami reikalavimai (gerosios praktikos) gamybai skirtos spausdintinės plokštės paruošimui bei nagrinėjamos tipinės klaidos.
Lustų projektavimo ir jų technologijų kursas supažindina su šiuolaikinėmis submikroninėmis ir nanometrinėmis KMOP bei BiKMOP technologijomis, integrinių grandynų (IG) projektavimo žingsniais ir principais, IG gamintojų technologinėmis bibliotekomis bei programinės įrangos paketais. Taip pat nagrinėjami skaitmeninių ir analoginių schemų integrinių grandynų projektavimo niuansai, lustų korpusai ir korpusavimo procesai. Paskaitose aptariami projektavimo kaštai bei IG specifikacijų sudarymo metodai. Laboratorinių darbų metu įgyjama praktinės patirties, projektuojant nesudėtingą dviejų pakopų operacinio stiprintuvo schemą – nuo idėjos iki lusto paruošimo gamybai. Tikslinė auditorija: įmonių darbuotojai, kurie neturi patirties projektuoti integrinius grandynus ir jų lustus su Cadence programiniu paketu.
Kursas skirtas apmokyti spausdintinių plokščių projektavimo pagrindų, naudojant profesionalią tam skirtą programinę įrangą. Kursą sudarytų teorinė paskaita ir praktiniai užsiėmimai, kurių metu būtų dirbama su principinės elektrinės schemos simbolių, topologijos vaizdų, bibliotekų, nesudėtingos principinės elektrinės schemos, bei spausdintinės plokštės sukūrimu.
This course provides a comprehensive overview of the integrated circuit (IC) design process – from the initial idea and system specification to final chip testing in the laboratory. Participants will learn the key design steps: requirements definition, schematic design, simulation, layout design, design verification (DRC, LVS), preparation of fabrication files, and testing methodologies. The course highlights the differences between PCB and IC design, discusses challenges related to PVT (process-voltage-temperature) variations, and introduces the use of Electronic Design Automation (EDA) tools. It will also show why IC design is essential for creating next-generation systems that cannot be achieved at the PCB level alone.